メンター・グラフィックスのQuestaおよびVeloce、ARM AMBA 5 CHIおよびAMBA 4 ACE設計向けにキャッシュ・コヒーレンシとインターコネクト検証機能を追加
2013/06/04
シーメンスEDAジャパン株式会社
メンター・グラフィックス・コーポレーション(本社: 米国オレゴン州、以下メンター・グラフィックス)は、Questa®ならびにVeloce®プラットフォームに、キャッシュ・コヒーレンシ対応インターコネクト・サブシステム検証機能を追加したことを発表しました。ARM(本社: 英ケンブリッジ)のAMBA 5 CHIプロトコル仕様に準拠した高性能の分散コンピューティング・システム、あるいはAMBA 4 ACEプロトコル仕様に準拠したモバイル・アプリケーション機器を設計している技術者チームは、QuestaおよびVeloceに搭載された新機能を用いてインターコネクト・サブシステムをフル検証し、最大限のシステムレベル性能と分散キャッシュメモリの一貫性を達成できます。
「マルチコアSoC設計に携わる多数のチームが、コヒーレンシを備えたインターコネクト・アーキテクチャに移行し、競争力増強を図ろうとしています。メンター・グラフィックスとの協業を通じて、次世代ARMベースのソリューション導入に取り組む両社共通の顧客に役立つ、検証プラットフォームを提供できることを嬉しく思います。ARMのAMBA 5 CHIならびにAMBA 4 ACEプロトコル仕様は、コヒーレンシを備えた高性能なSoC設計機能をQuestaとVeloceプラットフォームにもたらします。」ARM、System IP Marketing、Director、Andy Nightingale氏は、上記のように述べています。
「メンター・グラフィックスのキャッシュ・コヒーレンシを備えたマルチコア・ソリューションは、従来のインターコネクト検証を超越しています。Questaプラットフォームはダイナミックなシミュレーション、スタティック・フォーマル検証、システムレベル検証のIPを組み合わせ、キャッシュ・コヒーレンシを備えたインターコネクト・サブシステムの接続性、機能、性能をフル検証できます。次に、技術者はVeloceプラットフォームを使って設計環境をスケーリングし、ソフトウェアを含むシステム全体の中で、コヒーレンシを備えたインターコネクト・サブシステムを検証できるのです。」メンター・グラフィックス、Design Verification Technology (DVT) Division、Verification Solutions Manager、Mark Olenは、上記のように述べています。
ARMのAMBA 5 CHIまたはAMBA 4 ACEプロトコルに準拠したSoCを設計している技術者チームは、最小限の消費電力で最大限の性能を発揮する製品を作り出そうとしています。メンター・グラフィックスの新しいキャッシュ・コヒーレンシ対応マルチコア検証ソリューションは、システムレベル設計を最適化し、双方のアーキテクチャのメリットを最大限に引き出します。また、システムレベルのプロトコル遵守と、効率的なキャッシュ・コヒーレンシを検証するとともに、インターコネクトのダイナミックな接続性と性能を実現します。
「マルチコアSoC設計に携わる多数のチームが、コヒーレンシを備えたインターコネクト・アーキテクチャに移行し、競争力増強を図ろうとしています。メンター・グラフィックスとの協業を通じて、次世代ARMベースのソリューション導入に取り組む両社共通の顧客に役立つ、検証プラットフォームを提供できることを嬉しく思います。ARMのAMBA 5 CHIならびにAMBA 4 ACEプロトコル仕様は、コヒーレンシを備えた高性能なSoC設計機能をQuestaとVeloceプラットフォームにもたらします。」ARM、System IP Marketing、Director、Andy Nightingale氏は、上記のように述べています。
「メンター・グラフィックスのキャッシュ・コヒーレンシを備えたマルチコア・ソリューションは、従来のインターコネクト検証を超越しています。Questaプラットフォームはダイナミックなシミュレーション、スタティック・フォーマル検証、システムレベル検証のIPを組み合わせ、キャッシュ・コヒーレンシを備えたインターコネクト・サブシステムの接続性、機能、性能をフル検証できます。次に、技術者はVeloceプラットフォームを使って設計環境をスケーリングし、ソフトウェアを含むシステム全体の中で、コヒーレンシを備えたインターコネクト・サブシステムを検証できるのです。」メンター・グラフィックス、Design Verification Technology (DVT) Division、Verification Solutions Manager、Mark Olenは、上記のように述べています。
ARMのAMBA 5 CHIまたはAMBA 4 ACEプロトコルに準拠したSoCを設計している技術者チームは、最小限の消費電力で最大限の性能を発揮する製品を作り出そうとしています。メンター・グラフィックスの新しいキャッシュ・コヒーレンシ対応マルチコア検証ソリューションは、システムレベル設計を最適化し、双方のアーキテクチャのメリットを最大限に引き出します。また、システムレベルのプロトコル遵守と、効率的なキャッシュ・コヒーレンシを検証するとともに、インターコネクトのダイナミックな接続性と性能を実現します。