業界で初めてJEDEC DDR3 SDRAMに完全準拠
2007/07/23
インテル(株)プログラマブル・ソリューションズ事業本部
アルテラは本年7月16日、FPGA業界で初めて、高性能DDR3メモリ・インタフェースに完全準拠したことを発表しました。アルテラのStratix III FPGAファミリは、新しく承認されたJESD79-3 JEDEC DDR3 SDRAMに準拠し、広範な通信、コンピューティング、および画像処理アプリケーションに不可欠な要素であるDDR3メモリの高性能と低消費電力がもたらす利点を設計者に提供します。
最小クラスの消費電力で優れた性能と集積度を提供するStratix III FPGAは、DDR3 SDRAMに準拠したことで、次世代システムに30%のシステム消費電力削減、高性能、およびより高いメモリ集積度を提供するDDR3メモリの1.5V電源電圧に対応する一方で、既存のDDRアプリケーションとのソフトウェア互換性を維持しています。
Stratix III FPGAファミリは、本年8月に出荷開始されます。
■プレスリリースの詳細:
http://www.altera.co.jp/corporate/news_room/releases/products/nr-ddr3sIII.html
最小クラスの消費電力で優れた性能と集積度を提供するStratix III FPGAは、DDR3 SDRAMに準拠したことで、次世代システムに30%のシステム消費電力削減、高性能、およびより高いメモリ集積度を提供するDDR3メモリの1.5V電源電圧に対応する一方で、既存のDDRアプリケーションとのソフトウェア互換性を維持しています。
Stratix III FPGAファミリは、本年8月に出荷開始されます。
■プレスリリースの詳細:
http://www.altera.co.jp/corporate/news_room/releases/products/nr-ddr3sIII.html